Intel Tiger Lake yang baru akan memiliki cache L3 dan AVX-512 yang 50 persen lebih banyak
Danau Harimau-U itu akan memiliki peningkatan 50% dalam kapasitas cache L3, naik dari 8MB menjadi 12MB, menurut sebuah temuan yang diterbitkan oleh InstLatX64 di Twitter. Ini berarti peningkatan 3MB per inti.
Seperti yang diharapkan, Tiger Lake-U ini akan menjadi prosesor quad-core dengan hyperthreading. Gambar yang dibagikan mengungkapkan bahwa sampel teknik berjalan pada 3,4GHz, frekuensi yang layak untuk model uji.
#Intel TigerLake-U (Willow Cove, Gen12 GPU) Bootlog CPUID 860C0: https: //t.co/CS6hfAvJZE
4c / 8t, 1000-> 3400MHz, 12MB L3, semua AVX512 * pic.twitter.com/gjVO2IAx0f– InstLatX64 (@ InstLatX64) 16 September 2019
Gambar juga menunjukkan set instruksi yang didukung. Ini mengonfirmasi dukungan AVX-512 seperti halnya Sunny Cove, tetapi instruksi avx512_bf tampaknya tidak diindikasikan, yang akan mengindikasikan bahwa ia mendukung bfloat16 seperti yang diumumkan prosesor Cooper Lake Xeon bulan lalu.
Perubahan cache bertepatan dengan pendesainan ulang yang diumumkan Intel dengan Willow Cove, arsitektur yang akan mengambil inti dari Tiger Lake, meskipun pendesainan ulang akan melibatkan lebih banyak perubahan daripada sekadar peningkatan ukuran. Misalnya, cache yang lebih besar akan memiliki latensi lebih banyak, sehingga harus dimodifikasi untuk mempertahankan kinerja yang baik.
Tiger Lake akan diluncurkan tahun depan, dan akan menyertakan grafis terintegrasi Gen 12 Xe baru.
Apa pendapat Anda tentang peningkatan prosesor Intel yang baru ini?
Sumber: Perangkat Keras Tom