Tin tức và phân tích của tất cả các thiết bị di động

Marvell công bố trình điều khiển SSD máy khách với PCIe Gen4

Năm ngoái, Marvell đã công bố bộ điều khiển máy khách NVMe cập nhật mà chúng tôi chưa tìm thấy trên thị trường bán lẻ SSD, nhưng bây giờ khi quá trình chuyển đổi sang PCIe gen4 đang diễn ra, bộ điều khiển sẽ sớm được thay thế. Gia đình bộ điều khiển mới phản ánh những thay đổi trong thị trường mà Marvell mong đợi và hướng đến các ổ SSD OEM hơn là các sản phẩm bán lẻ. (Silicon Motion và Phison đã thay thế gần như hoàn toàn Marvell trong thị trường SSD tiêu dùng bán lẻ.)

Khi tốc độ của giao diện flash NAND và công suất mỗi lần chết đang tăng lên, Marvell đang đặt cược rằng các khách hàng lớn của NVMe có thể thoát chỉ với bốn kênh NAND thay vì tám kênh. Họ cũng biến SSD không có DRAM (tùy chọn có hỗ trợ bộ nhớ đệm máy chủ NVMe) là một phần quan trọng hơn trong chiến lược của họ. Sự kết hợp của hai thay đổi có nghĩa là bộ điều khiển có thể nhỏ hơn về mặt vật lý và Marvell mong đợi một thẻ M.2 Những cái ngắn hơn, như kích thước 22 × 30 mm, hiện đang trở nên phổ biến hơn vì chúng có thể cung cấp hiệu suất cao hơn và dung lượng lên tới 2 TB (khi sử dụng QLC NAND).

Bộ điều khiển máy khách NVMe thế hệ tiếp theo của Marvell bao gồm ba sản phẩm: bộ điều khiển DRAMless với hai hoặc bốn dòng PCIe gen4 và bộ điều khiển có hỗ trợ DRAM và bốn kênh gen4 PCIe. Tất cả ba bộ điều khiển đều có bốn kênh NAND, nhưng 88SS1321 lớn hơn có giao diện DRAM cũng có số lượng chip nhiều gấp đôi trên các kênh NAND và do đó có thể hỗ trợ dung lượng lớn hơn 88SS1322 và 88SS1323 mà không cần DRAM.

So sánh trình điều khiển SSD máy khách NVMe Marvell
88SS132188SS132288SS132388SS108488SS110088SS1093
Phân khúc thị trườngTrung tâm dữ liệu khách hàng, cấp nhập cảnhKhách hàng chínhKhách hàng chínhNgười tiêu dùng cao cấpNgười tiêu dùng và
Công ty
Nhà sản xuất
Quy trình
FFC 12nm28nm
Lõi CPU3x Cortex R54x Cortex R53x Cortex R5
LÁIDDR4, LPDDR4KhôngDDR4
LPDDR4
DDR4
LPDDR3
Giao diện máy chủPCIe 4.0 x4PCIe 4.0 x2PCIe 3.0 x4PCIe 3.0 x4
Giao diện NAND4 kênh,
1200 tấn / giây
4 kênh,
800 tấn / giây
8 kênh, 800 tấn / giây8 kênh, 533MT / s
Đọc tuần tự3,9 GB / s3,9 GB / s3,5 GB / s3,0 GB / s3,6 GB / s3,2 GB / s
Viết tuần tự3,3 GB / s3,3 GB / s3,0 GB / s2,6 GB / s3,0 GB / s2,0 GB / s
Đọc ngẫu nhiên 4KB690k IOPSIOPS 500kIOPS 450kIOPS 450k780k IOPSIOPS 300k
Viết ngẫu nhiên 4KBIOPS 500kIOK 350kIOPS 300kIOPS 400kIOK 650kIOPS 250k
Đã được công bốTháng 8 năm 2019Tháng 6 năm 2018Tháng 8 năm 2014

Trình điều khiển I / O tuần tự hiệu suất 4 kênh mới chỉ tốt hơn một chút so với bộ điều khiển 8Kênh -Marvell trước đây và IO ngẫu nhiên đã lùi lại. Marvell không có ý định bão hòa các liên kết PCIe 4 x4, mặc dù 88SS1323 là nhỏ nhất chỉ có các liên kết PCIe 4 x2 đạt tốc độ mà chúng ta thường thấy trong PCIe 3 SSD x4.

Thay vào đó, Marvel đang quảng cáo rằng họ có bộ điều khiển SSD PCIe Gen4 tiết kiệm năng lượng nhất, khắc phục những lo ngại được đưa ra bởi các bộ vi xử lý AMD mới nhất và bộ điều khiển SSD Phison E16 trên PCIe 4 sức mạnh của một con lợn là gì. Bộ điều khiển DRAMless mới của Marvell hoạt động với ít hơn 2 W với PCIe 4 x4 liên kết nóng, không nhiều hơn những gì NAND flash cần. Điều này được thực hiện nhờ bước nhảy vọt của Marvell đối với việc sản xuất 12nm, so với 28nm, đã trở thành tiêu chuẩn cho hầu hết các bộ điều khiển NVMe. Mặc dù các bộ điều khiển này sử dụng một quy trình tuyệt vời tương đối tinh vi, Marvell nói rằng chúng sẽ cho phép các ổ SSD rất hiệu quả về mặt chi phí, đặc biệt là khi được sử dụng trong các cấu hình DRAMless.

Ngoài giao diện PCIe và NAND nhanh hơn, thế hệ bộ điều khiển mới có kiến ​​trúc tương tự như các phiên bản trước, với nhiều lõi CPU Arm Cortex R5 và cùng một động cơ LDPC thế hệ thứ tư được sử dụng bởi Marvell năm ngoái.

Marvell hiện đang lấy một mẫu điều khiển mới và sẽ hiển thị nó vào tuần tới tại Hội nghị thượng đỉnh bộ nhớ Flash.